我们的目的,我们将假设每个 PTE 是由一个有效位(valid bit)和一个 n 位地址字段组成

的。有效位表明了该虚拟页当前是否被缓存在 DRAM 中。如果设置了有效位,那么地址字段就表示 DRAM 中相应的物理页的起始位置,这个物理页中缓存了该虚拟页。如果没有设置有效位,那么一个空地址表示这个虚拟页还未被分配。否则,这个地址就指向该虚拟页在磁盘上的起始位置。

图 9-4 中的示例展示了一个有 8 个 虚拟页和 4 个物理页的系统的页表。四 个虚拟页 (VP 1、VP 2、VP 4 和 VP 7) 当前被缓存在 DRAM 中。两个页 (VP 0 和 VP 5)还未被分配,而剩下的



图 9-4 页表

页(VP 3 和 VP 6)已经被分配了,但是当前还未被缓存。图 9-4 中有一个要点要注意,因为 DRAM 缓存是全相联的,所以任意物理页都可以包含任意虚拟页。

📉 练习题 9.2 确定下列虚拟地址大小(n)和页大小(P)的组合所需要的 PTE 数量:

| n  | $P=2^p$ | PTE数量 |
|----|---------|-------|
| 16 | 4K      |       |
| 16 | 8K      |       |
| 32 | 4K      |       |
| 32 | 8K      |       |

## 9.3.3 页命中

考虑一下当 CPU 想要读包含在 VP 2 中的虚拟内存的一个字时会发生什么(图 9-5), VP 2 被缓存在 DRAM 中。使用我们将在 9.6 节中详细描述的一种技术,地址翻译硬件将虚拟地址作为一个索引来定位 PTE 2,并从内存中读取它。因为设置了有效位,那么地址翻译硬件就知道 VP 2 是缓存在内存中的了。所以它使用 PTE 中的物理内存地址(该地址指向 PP 1 中缓存页的起始位置),构造出这个字的物理地址。



图 9-5 VM 页命中。对 VP 2 中一个字的引用就会命中